ZHCSE22A August 2015 – May 2016 AFE58JD18
PRODUCTION DATA.
AFE58JD18 共有 16 通道,每通道有一個壓控放大器 (VCA),一個同步采樣 14 位和 12 位模數(shù)轉(zhuǎn)換器 (ADC) 以及一個連續(xù)波 (CW) 混頻器。每個 VAC 包含一個低噪聲放大器 (LNA)、一個電壓控制器衰減器 (VCAT)、一個可編程增益放大器 (PGA) 和一個低通濾波器 (LPF)。LNA 增益可編程,并且支持 250mVPP 至 1VPP 輸入信號和可編程有源終端。超低噪聲 VCAT 提供 40dB 衰減控制范圍并且可改善整體低增益 SNR,這由于有諧波和近場成像。PGA 提供 24dB 和 30dB 增益選項。在 ADC 前,可配置 10MHz、15MHz、20MHz、30MHz、35 MHz 或 50MHz 低通濾波器 (LPF) 來支持不同頻率的 各種 超聲波應(yīng)用。
AFE58JD18 還集成了一個低功耗無源混頻器和一個低噪聲混合放大器,用以構(gòu)成片載 CWD 波束形成器??蓪?16 個可選相位延遲應(yīng)用于每個模擬輸入信號。此外,器件采用獨特的三階和五階諧波抑制濾波器來增強 CW 靈敏度。
高性能 14 位 ADC 可實現(xiàn) 75dBFS SNR。該 ADC 可確保在低信號鏈增益時仍具有出色的 SNR。該器件的最高運行速度為 65MSPS 和 80MSPS,分別提供 14 位和 12 位輸出。
ADC 低壓差分信令 (LVDS) 輸出可實現(xiàn)靈活的系統(tǒng)集成,非常適用于微型系統(tǒng)。
AFE58JD18 還包括一個可選的數(shù)字解調(diào)器和 JESD204B 數(shù)據(jù)打包模塊,位于 12 位或 14 位 ADC 之后。帶有可編程分數(shù)抽取濾波器的數(shù)字同相和正交 (I/Q) 解調(diào)器提高了運算量較大的算法在低功耗狀態(tài)下的運算速度。JESD204B 接口的速率高達 5Gbps,進一步降低了多通道系統(tǒng)中電路板布線的難度。
AFE58JD18 還允許選擇多種功率和噪聲組合,從而優(yōu)化系統(tǒng)性能。因此,AFE58JD18 對于高端系統(tǒng)及便攜式系統(tǒng)都是非常理想的超聲波 AFE 解決方案。
AFE58JD18 采用 15mm × 15mm NFBGA-289 封裝(ZBV 封裝,S-PBGA-N289),額定工作溫度范圍為 –40°C 至 85°C。該器件的引腳分配與 AFE5816 系列器件的引腳分配類似。