ZHCADD9 November 2023 LMK6H
表 5-1 是針對(duì) LMK6H 和 LMKDB1xxx 相位噪聲分析的 PCIe 合規(guī)性結(jié)果匯總,其中展示了器件在第 1 代到第 6 代 PCIe、噪聲折疊 0 和 3 以及時(shí)鐘架構(gòu)通用時(shí)鐘 (CC) 和獨(dú)立基準(zhǔn)無展頻 (SRNS) 方面的抖動(dòng)兼容性。
PCIe 抖動(dòng)規(guī)格或時(shí)域計(jì)算可能具有以下狀態(tài)之一:
| 抖動(dòng)濾波器 | 時(shí)鐘架構(gòu) | 噪聲折疊 | 最小 (fs) | 最大 (fs) | 限制 (fs) | 狀態(tài) |
|---|---|---|---|---|---|---|
| PCIe1 | CC | 0 | 0.0 | 1,385 | 86,000 | 通過 |
| 3 | 0.0 | 1,826 | 86,000 | 通過 | ||
| PCIe2 | CC | 0 | 46 | 145 | 3,100 | 通過 |
| 3 | 57 | 181 | 3,100 | 通過 | ||
| SRNS | 0 | 59 | 49 | 不適用 | 不適用 | |
| 3 | 73 | 60 | 不適用 | 不適用 | ||
| PCIe3 | CC | 0 | 15 | 43 | 1,000 | 通過 |
| 3 | 19 | 54 | 1,000 | 通過 | ||
| SRNS | 0 | 18 | 49 | 不適用 | 不適用 | |
| 3 | 22 | 60 | 不適用 | 不適用 | ||
| PCIe4 | CC | 0 | 18 | 43 | 500.0 | 通過 |
| 3 | 22 | 54 | 500.0 | 通過 | ||
| SRNS | 0 | 18 | 49 | 不適用 | 不適用 | |
| 3 | 22 | 60 | 不適用 | 不適用 | ||
| PCIe5 | CC | 0 | 3 | 18 | 150.0 | 通過 |
| 3 | 4 | 23 | 150.0 | 通過 | ||
| SRNS | 0 | 4 | 19 | 不適用 | 不適用 | |
| 3 | 5 | 24 | 不適用 | 不適用 | ||
| PCIe6 | CC | 0 | 4 | 11 | 100.0 | 通過 |
| 3 | 5 | 14 | 100.0 | 通過 | ||
| SRNS | 0 | 5 | 15 | 不適用 | 不適用 | |
| 3 | 6 | 18 | 不適用 | 不適用 |
表 5-2 是用于 LMK6H 和 LMKDB1xxx 時(shí)域分析的 PCIe 合規(guī)性摘要,展示了器件的時(shí)域合規(guī)性。
| 計(jì)算 | 最小值 | 平均值 | 最大值 | 限制 | 狀態(tài) |
|---|---|---|---|---|---|
| Vcross | 277.85 | 291.29 | 304.06 | 250mV 至 550mV | 通過 |
| Vhigh | 664.188 | 664.188 | 150mV | 通過 | |
| Vlow | 3.625 | 3.625 | -150mV | 通過 | |
| 周期 | 9.992 | 10.001 | 10.016 | 9.847ns 到 10.203ns | 通過 |
| 占空比 | 49.957 | 50.064 | 50.217 | 40%至60% | 通過 |
| 過沖電壓 | 42.9 | 56.19 | 300mV | 通過 | |
| 下沖電壓 | -53.95 | -72.38 | -300mV | 通過 | |
| 上升沿速率 | 3.451 | 3.662 | 3.897 | 0.6V/ns 至 4V/ns | 通過 |
| 下降沿速率 | 3.374 | 3.579 | 3.809 | 0.6V/ns 至 4V/ns | 通過 |