ZHCSUJ2 January 2024 SN74LV6T06-EP
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
可以使用 SN74LV6T06-EP 對輸入信號進行升壓轉換。施加在 VCC 上的電壓將決定輸出電壓和輸入閾值,如建議的工作條件 和電氣特性 表中所述。當連接到高阻抗輸入時,輸出電壓在高電平狀態(tài)下約為 VCC,在低電平狀態(tài)下約為 0V。
輸入具有更低的閾值,使得輸入高狀態(tài)電平遠低于標準值。例如,工作電源電壓為 5V 的器件的標準 CMOS 輸入將具有 3.5V 的 VIH(MIN)。對于 SN74LV6T06-EP,電源電壓為 5V 時,VIH(MIN) 僅為 2V,可以實現(xiàn)信號從典型 2.5V 至 5V 的升壓轉換。
如圖 7-2 所示,確保處于高電平狀態(tài)的輸入信號高于 VIH(MIN),而處于低電平狀態(tài)的輸入信號低于 VIL(MAX)。
升壓轉換組合 如下: