ZHCSXL5 December 2024 AFE5401-EP
PRODUCTION DATA
該器件可以使用單端 (CMOS) 或差分輸入時鐘(例如正弦波、LVPECL 和 LVDS)工作。為了實現(xiàn)良好的 SNR 性能,建議使用低抖動差分時鐘運(yùn)行。在差分模式下,時鐘輸入在內(nèi)部偏置為最佳共模電壓(約 0.95V)。使用外部 LVPECL 或 LVDS 驅(qū)動器進(jìn)行驅(qū)動時,TI 建議對時鐘信號進(jìn)行交流耦合,因為時鐘引腳在內(nèi)部偏置為共模電壓。